Выходные данные не установлены, 15 стр.
Если бы мы жили в идеальном мире, существующие инструменты синтеза
логических схем могли бы толковать и эксплуатировать различные
архитектуры программируемых пользователем вентильных матриц (FPGA)
и их специальные функции без вмешательства разработчика. В реальном
мире всё не так легко. Приложения, от которых требуется высокая
производительность и плотность размещения логики, являются очень
критичными к используемому разработчиком стилю кодирования. Для
получения оптимальных результатов необходимо понимание архитектуры
матриц FPGA, принципов работы инструментов синтеза схем и
программного обеспечения конечной трассировки.