Предмет: Электроника.
Преподаватель: Дубинин Н. М.
Составитель: Дубинин Н. М.
ФИРТ, АСОИ, 2009г.
Содержание.
Параметры сигнала.
Аналоговый сигнал.
Цифровой сигнал.
Элементы цифровой вычислительной техники (ЦВТ).
Синтез комбинационных схем.
Совершенная дизъюнктивная нормальная форма (СДНФ).
Совершенная конъюнктивная нормальная форма (СКНФ).
Выбор базиса.
Минимизация системы уравнений в заданном базисе элементов.
Карты Карно.
Построение функциональной схемы.
Построение принципиальной схемы.
Сложность схемы по Квайну.
Расчет быстродействия схемы.
Транзисторно-транзитивная логика (ТТЛ).
Интегральные микросхемы на базе серии К.
Дешифратор.
Дешифратор на 2 входа.
Двухвходовой дешифратор в базисе {ИЛИ-НЕ}.
Виды дешифраторов.
Линейный дешифратор.
Пирамидальный дешифратор.
Прямоугольный дешифратор.
Триггеры.
Синхронизированный RS-триггер.
Синхронный D-триггер.
Синхронный JK-триггер.
JK-триггер.
Т-триггер.
Закон функционирования триггера.
Счетчики.
Вычитающие счетчики.
Реверсивные счетчики.
Регистры.
Сдвигающий регистр.
Реверсивный регистр на D-триггерах.
Сумматоры.
Одноразрядный сумматор.
Параллельные сумматоры.
Параллельный сумматор с последовательным переносом.
Параллельный сумматор с параллельным переносом.
Параллельный сумматор с последовательным переносом.
Сумматор с параллельным переносом.
Мультиплексоры.
Демультиплексоры.
Шифратор.
Программируемая логическая матрица ( ПЛМ).
Управляющие цифровые автоматы.
Структурный автомат Мили.
Структурный автомат Мура.
Микропроцессоры (МП).
Основные микрооперации операционного блока (ОБ).
Представление законов функционирования МП в виде микропрограмм.
Содержательная граф-схема алгоритмов (ГСА).
Закодированная ГСА.
Отмеченная ГСА.
Синтез управляющих автоматов.
Таблица переходов автомата Мили.
Построение функциональной схемы автомата Мили.
Микропрограммные автоматы с программированной логикой (МПА с ПЛ).
Синтез автоматов с ПЛ.
Кодирование адресной части.
Программирование постоянного запоминающего устройства (ПЗУ).
Построение функциональной схемы, устройства управления, микропрограммного автомата с естественной адресацией, с кодированием совместных закодированных полями, а адресной части вертикальными, причем поле кодирования вертикально, а адресная часть тоже вертикально. (Синтез функциональной схема МПА ).
Преподаватель: Дубинин Н. М.
Составитель: Дубинин Н. М.
ФИРТ, АСОИ, 2009г.
Содержание.
Параметры сигнала.
Аналоговый сигнал.
Цифровой сигнал.
Элементы цифровой вычислительной техники (ЦВТ).
Синтез комбинационных схем.
Совершенная дизъюнктивная нормальная форма (СДНФ).
Совершенная конъюнктивная нормальная форма (СКНФ).
Выбор базиса.
Минимизация системы уравнений в заданном базисе элементов.
Карты Карно.
Построение функциональной схемы.
Построение принципиальной схемы.
Сложность схемы по Квайну.
Расчет быстродействия схемы.
Транзисторно-транзитивная логика (ТТЛ).
Интегральные микросхемы на базе серии К.
Дешифратор.
Дешифратор на 2 входа.
Двухвходовой дешифратор в базисе {ИЛИ-НЕ}.
Виды дешифраторов.
Линейный дешифратор.
Пирамидальный дешифратор.
Прямоугольный дешифратор.
Триггеры.
Синхронизированный RS-триггер.
Синхронный D-триггер.
Синхронный JK-триггер.
JK-триггер.
Т-триггер.
Закон функционирования триггера.
Счетчики.
Вычитающие счетчики.
Реверсивные счетчики.
Регистры.
Сдвигающий регистр.
Реверсивный регистр на D-триггерах.
Сумматоры.
Одноразрядный сумматор.
Параллельные сумматоры.
Параллельный сумматор с последовательным переносом.
Параллельный сумматор с параллельным переносом.
Параллельный сумматор с последовательным переносом.
Сумматор с параллельным переносом.
Мультиплексоры.
Демультиплексоры.
Шифратор.
Программируемая логическая матрица ( ПЛМ).
Управляющие цифровые автоматы.
Структурный автомат Мили.
Структурный автомат Мура.
Микропроцессоры (МП).
Основные микрооперации операционного блока (ОБ).
Представление законов функционирования МП в виде микропрограмм.
Содержательная граф-схема алгоритмов (ГСА).
Закодированная ГСА.
Отмеченная ГСА.
Синтез управляющих автоматов.
Таблица переходов автомата Мили.
Построение функциональной схемы автомата Мили.
Микропрограммные автоматы с программированной логикой (МПА с ПЛ).
Синтез автоматов с ПЛ.
Кодирование адресной части.
Программирование постоянного запоминающего устройства (ПЗУ).
Построение функциональной схемы, устройства управления, микропрограммного автомата с естественной адресацией, с кодированием совместных закодированных полями, а адресной части вертикальными, причем поле кодирования вертикально, а адресная часть тоже вертикально. (Синтез функциональной схема МПА ).